搜索
PCB阻抗受控的通孔之設(shè)計要想保持印制電路板信號完整性,就應(yīng)該采用能使印制線阻抗得到精確匹配的層間互連(通孔)這樣一種獨特方法。
2014/09/15
9202
PCB阻抗控制隨著 PCB 信號切換速度不斷增長,當(dāng)今的 PCB 設(shè)計廠商需要理解和控制 PCB 跡線的阻抗。相應(yīng)于現(xiàn)代數(shù)字電路較短的信號傳輸時間和較高的時鐘速率,PCB 跡線不再是簡單的連接,而是傳輸線。在實際情況中,需要在數(shù)字邊際速度高于1ns 或模擬頻率超過300Mhz時控制跡線阻抗。PCB 跡線的關(guān)鍵參數(shù)之一是其特性阻抗(即波沿信號傳輸線路傳送時電壓與電流的比值)。印制電路板上導(dǎo)線的特性阻抗是電路板設(shè)計的一個重要指標(biāo),特別是在高頻電 路的PCB設(shè)計中,必須考慮導(dǎo)線的特性阻抗和器件或信號所要求的特性阻抗是否一致,是否匹配。這就涉及到兩個概念:阻抗控制與阻抗匹配,本文重點討論阻抗 控制和疊層設(shè)計的問題...
2014/08/08
44019