電子產業一站式服務平臺

技術中心
首頁>技術中心>詳情
利用 Cadence Allegro PCB SI進行SI仿真分析
主站蜘蛛池模板:
国产一区二区三区在线免费看
|
色噜噜狠狠一区二区三区狼国成人
|
五月婷婷激情
|
久久午夜综合久久
|
久久久久.com
|
在线免费黄色
|
国产真实乱全部视频
|
夜久久
|
国产中文字幕在线
|
日韩精品
|
亚洲人一区二区
|
免费av大全|
国产在线视频一区二区
|
成人性生交大片免费网站
|
久久一区视频
|
久久久久久久一区
|
国产精品欧美久久久久一区二区
|
亚洲成人精品av
|
不用播放器的免费av
|
欧美喷水
|
青青草原综合久久大伊人精品
|
狠狠se
|
午夜国产
|
日韩欧美一级
|
亚洲精品字幕
|
成人精品久久久
|
亚洲欧美福利视频
|
久久国产精品久久久久久久久久
|
久久久亚洲国产天美传媒修理工
|
日本中文字幕在线播放
|
国产精品原创巨作av
|
这里只有精品免费
|
中国一级黄色片子
|
亚洲精品1
|
北条麻妃一区二区三区在线观看
|
日韩成人免费视频
|
亚洲精品久久久久久一区二区
|
黄色小视频在线观看
|
亚洲网站在线观看
|
午夜资源
|
日本一区二区在线看
|
本文主要針對高速電路中的信號完整性分析,利用 Cadence Allegro PCB SI 工具進行信號完整性(SI)分析。
目錄
一、 高速數字電路的基本知識
1.1 高速電路的定義
1.2 高速 PCB 的設計方法
1.3 微帶線與帶狀線
1.4 常見的高速數字電路
1.4.1 ECL(Emitter Coupled Logic) 射級耦合電路
1.4.2 CML(Current Mode Logic) 電流模式電路
1.4.3 GTL(Gunning Transceiver Logic) 電路
1.4.4 TTL(Transistor Transistor Logic) 電路
1.4.5 BTL(BackPlane Transceiver Logic) 電路
1.5 信號完整性
1.4.1 反射(Reflection )
1.4.2 串擾(Crosstalk )
1.4.3 過沖(Overshoot )與下沖(Undershoot )
1.4.4 振鈴(Ringring )
1.4.5 信號延遲(Delay)
二、 信號完整性分析和仿真流程
2.1 SpecctraQuest interconnect Designer 的性能簡介
2.2 SpectraQuest(PCB SI) 仿真流程
三、 仿真前的準備
3.1 IBIS 模型
3.1.1 IBIS 模型介紹
3.1.2 IBIS 模型的獲取方法
3.1.2 驗證 IBIS 模型
3.2 預布局
3.3 電路板設置要求(Setup Advisor )
3.3.1 疊層設置(Edit Cross-section )
3.3.2 設置 DC 電壓值(Identify DC Nets )
3.3.3 器件設置(Device Setup )
3.3.4 SI 模型分配(SI Model Assignment )
四、 約束驅動布局
4.1 預布局提取和仿真
4.1.2 預布局拓撲提取分析
4.1.3 執行反射仿真
4.1.4 反射仿真測量
4.2 設置和添加約束
4.2.1 運行參數掃描
4.2.2 為拓撲添加約束
4.2.3 分析拓撲約束
五、 布線后仿真
5.1 后仿真
5.2 反射仿真
5.2.1 設置參數
5.2.2 指定要仿真的網絡
5.2.3 執行仿真
5.3 綜合仿真
5.4 串擾仿真
5.5 Simultaneous Switching Noisie 仿真
5.6 多析仿真
六、 參考文獻
......
更多內容:點擊下載
下一篇:利用 Cadence Allegro PCB SI進行SI仿真分析